| 专利号 | 2024118216644 | 申请日 | 2024-12-11 | 专利名称 | 基于浮点指令集扩展的通用Transformer加速方法及系统 |
| 授权日 | 2025-10-31 | 专利权人 | 山东大学 | 发明人 | 周卫东;刘宇轩;李梓荣;亓鹏飞;于治楼 |
| 主分类号 | G06N3/063 | 关键词 | 应用领域 | ||
| 摘要 | 本发明提出了基于浮点指令集扩展的通用Transformer加速方法及系统,包括:构建乘法器,乘法器包括依次连接的多级加法器,4‑Booth编码算法对数据进行编码;编码后的数据依次经过多级加法器进行运算,获得乘法器的输出;构建浮点数寄存器,具体步骤为:添加浮点数寄存器组,产生浮点数寄存器组,浮点数寄存器组的写端口逻辑将输入的结果寄存器索引和各自的寄存器号码相对应,产生写使能信号,使能的通用寄存器将数据写入到寄存器当中,读端口使用一个多路并行选择器来实现,多路并行选择器的选择信号为读操作数寄存器的索引;RISC‑V处理器基于构建的乘法器及浮点数寄存器对Transformer神经网络的运行进行加速。 | ||||
| 创新点 | |||||
| 技术分类 | 标 签 | 战兴产业 | 新一代信息技术  人工智能 | ||
| 运营方式 | 合作方式 | ||||
| 联系人 | 联系电话 | 电子邮箱 | |||
| 详细说明 | |||||